欧美另类日韩中文色综合,天堂va亚洲va欧美va国产,www.av在线播放,大香视频伊人精品75,奇米777888,欧美日本道免费二区三区,中文字幕亚洲综久久2021

一種高精度波形發(fā)生器的設計

時間:2023-05-01 11:18:02 電子通信論文 我要投稿
  • 相關推薦

一種高精度波形發(fā)生器的設計

摘要:隨著電子技術的發(fā)展,在諸如測量、控制等領域,經常要求信號的幅度保持在某個高精度的整數值上。但由于一般數據轉換器在最小量化電平上的限制,其輸出的信號電平很難在整數值上得到較高的精度。針對該問題,介紹一種高性能的16位數據轉換器AD7846,使用TMS320VC54X系列DSP作為核心控制器,設計出幅度可精確至1mV的波形發(fā)生器。文中給出具體的硬件實現框圖以及用來產生波形的DSP匯編源程序。

    關鍵詞:波形發(fā)生器 高精度 AD7846 DSP

引言

隨著電子技術的發(fā)展,波形發(fā)生器已經廣泛的應用在通信、控制、測量等各個領域。在很多地方,如測試測量領域,需要輸出的波形能夠精確地定位在某一整數值上,但通常由于ADC參考電平的限制,使之很難達到所需的精度,給系統的調試及軟件設計帶來諸多不便。本文采用了高精度的電壓參考芯片ADR434為模數變換器提供參考電平,使波形發(fā)生器的最低可調電壓達到125μV,為精確地輸出數據值電壓及其相應波形提供了方便的硬件環(huán)境。本設計具有輸出精確,控制靈活方便等特點。

1 系統設計

本系統采用TI公司生產的TMS320VC54X系列DSP作為核心控制器件,并采用Cypress工司生產的CY7C1021V(64K×16位RAM)來擴充DSP的外部數據存儲空間。在DSP與ADC及RAM之間的數據接口加入74LVC16245(16位總線變換器)以增加DSP的驅動能力,并用來隔斷器件間的干擾。DSP與DAC之間的邏輯控制采用CPLD實現,這樣可以方便系統的設計與調試,本文中采用的CPLD為Altera公司的EPM7064SLC84-10。

整個系統的方框圖如圖1所示。

2 器件簡介

本系統所采用的數模轉換器為AD7846,它是美國AD(Analog Device)公司基于LC2MOS工藝生產的16位數模轉換器。它有VREF+和VREF-兩個參考電平輸入端以及一個片內放大器。標準情況下可以將其配置為單極性輸出(0~+5V,0~+10V)或雙極性輸出(±5V,±10V)。當然,改變VREF+VREF-兩個參考電平輸入端的電平,也可以改變其輸出的動態(tài)范圍。如本文中的采用高精度電壓參考芯片AD434提供參考電平,使D/A的動態(tài)范圍設置為±4.096V。

AD7846采用分段式結構。DAC鎖存器的高4位選通16個電阻串中的一段,段的兩端接有運放作為緩沖,運放的輸出反饋至12位的模數變換電路,并由該電路提供后12位分辨率。這種結構可以確保16位單調性,兩個緩沖運放間輸入失調電壓的高度匹配還確保了優(yōu)良的積分非線性。

除了優(yōu)良的精度指標外,AD7846與微處理器的連接也非常方便。它有16位數據I/O以及4根控制線(CS,R/W,LDAC以及CLR)。R/W與CS用來控制對I/O鎖存器的讀寫,LDAC信號用于多DAC系統中同步更新多片DAC數據,CLR用于將DAC的輸出復位至0V。

[1] [2] [3] [4] 

【一種高精度波形發(fā)生器的設計】相關文章:

最新高端函數/任意波形發(fā)生器集成豐富功能04-27

磨床高精度夾具的設計04-27

高精度磁控管加熱系統的設計與實現04-30

基于DSP和FPGA的筆劃字符發(fā)生器設計04-26

一種高精度GPS基線網平差及軟件研制04-28

一種高精度氣動彈性計算方法04-26

高精度輪對組裝工藝的開發(fā)及夾具的設計04-27

一種高精度全自主相對導航系統研究05-01

一種高精度六面體廣義協調元04-28

高精度A/D采樣電路的干擾分析與電路設計04-26